1588Tiny微型IP核: IEEE1588v2 无CPU从时钟

1588 Tiny是用于Xilinx FPGA的IEEE1588-2008 V2从站仅硬兼容时钟同步IP内核。它专注于需要使用最少资源的基本IEEE 1588功能的设备。1588 Tiny能够准确地为IEEE 1588报文加上时间戳,并且仅使用硬件模块也可提供同步时钟。

不需要嵌入式处理器,也不需要通用的以太网MAC。1588 Tiny包括优化的以太网MAC,可以处理PTP帧。它支持电源配置文件和IEC 61850,还可以支持其他配置文件。

以下Xilinx FPGA系列支持1588 Tiny

  • 6系列(Spartan,Virtex)
  • 7系列(Zynq,Spartan,Artix,Kintex,Virtex)
  • Ultrascale(Kintex,Virtex)
  • Ultrascale +(Zynq MPSoC,Kintex,Virtex)
用于Xilinx Vivado工具的1588Tiny IP内核

通过利用新的Xilinx Vivado工具,可以轻松地将其集成到你的FPGA设计中,该工具允许在图形用户界面中使用IP内核,并以简便的方式配置IP参数。

1588 Tiny 主要功能:

一般

  • 适用于Vivado(IP集成商)
  • 支持单端口和双端口(以太网接口可用于其他目的)模式

接口

  • MII/RMII/GMII/RGMII/SGMII/QSGMII/USXGMII物理层设备(PHY)接口
  • 支持AXI-Stream接口
  • 支持10/100/1000Mbps速度

时间同步

  • 支持第2层PTP(单端口和双端口)
  • 支持第3层PTP(单端口)
  • 支持的配置文件:电源配置文件,实用程序配置文件,IEC61850配置文件和默认配置文件
  • 可用的输出计时器:“ 64位纳秒”或“ 48位秒 + 32位纳秒”
  • 提供PPS输出
  • 可选的IRIG-B主站输出与PTP内部定时器同步(DCLS和AM调制)
  • 支持事件时间戳
  • 支持警报检测

参考设计支持的板:

  • SoC-e SMARTzynq brick(推荐)
  • 对于其他Xilinx/Avnet/SoC-e板,我们可以提供限时IP内核进行评估。

欲了解更多信息,请联系我们:info@hkaco.com

关闭菜单

感到无所适从吗?

请填写下列信息,我们将有专人联系您;